Thứ hai, 25/01/2016 00:09
Nghiên cứu, thiết kế bộ đảo tần lên và đảo tần xuống cho các hệ thống vô tuyến cấu hình mềm hiệu quả tài nguyên trên công nghệ FPGA
Trần Văn Nghĩa*
*Email: nghiamosmipt@gmail.com
Trường Đại học Vật lý Kỹ thuật Matxcơva
Ngày nhận bài: 05/10/2015; ngày chuyển phản biện: 09/10/2015; ngày nhận phản biện: 10/11/2015; ngày chấp nhận đăng: 10/11/2015
Tóm tắt:
Bài báo trình bày kiến trúc và thực hiện bộ đảo tần lên và đảo tần xuống số trên chip FPGA (Fieldprogrammable gate arrays) với tài nguyên tối ưu có khả năng thích hợp cho sự phát triển của công nghệ vô tuyến cấu hình mềm. Kỹ thuật này có thể áp dụng rộng rãi trong các ứng dụng xử lý tín hiệu số và các hệ thống thông tin số. Minh họa thiết kế cho hệ thống thu phát dựa trên kỹ thuật điều chế QPSK (Quadrature phase shift keying). Thiết kế được thực hiện bằng công cụ System Generator for DSP (Digital signal processing) 14.7.
Từ khóa:
bộ đảo tần lên, bộ đảo tần xuống, bộ lọc bù CFIR (CIC Compensation filter), bộ lọc CIC (Cascaded integrator-comb filter), điều chế và giải điều chế QPSK.
Researching and designing the digital up and down converter for software defined radio (SDR) systems with efficient resources based on FPGA technology
Received: 5 October 2015; accepted: 10 November 2015
Abstract:
Researching and designing the digital up and down converter for software defined radio (SDR) systems with efficient resources based on FPGA technology
Keywords:
CIC filters, Compensation filter CFIR, digital down converter, digital up converter, QPSK mapper and demaper
Classification number:
2.2